Architecture des systèmes informatiques 2004 Génie Informatique Université de Technologie de Belfort Montbéliard
1 page
Français

Architecture des systèmes informatiques 2004 Génie Informatique Université de Technologie de Belfort Montbéliard

-

Cet ouvrage peut être téléchargé gratuitement
1 page
Français
Cet ouvrage peut être téléchargé gratuitement

Description

Examen du Supérieur Université de Technologie de Belfort Montbéliard. Sujet de Architecture des systèmes informatiques 2004. Retrouvez le corrigé Architecture des systèmes informatiques 2004 sur Bankexam.fr.

Sujets

Informations

Publié par
Publié le 15 août 2008
Nombre de lectures 38
Langue Français

Extrait

MI41
Examen sans documents, calculatrice interdite. Durée 2h
Médian MI41
Médian A04
1.)ts4p(Cnooisnevsr On considère le nombre entier décimal suivant-2375: Donnez la représentation entière signée sur 32 bits de ce nombre (représentation en complément à 2 sur 32 bits) puis sa représentation flottante 32 bits (représentation normalisée IEEE 754 sur 32 bits). On donnera, par souci de concision, les valeurs des mots de 32 bits en hexadécimal. 2.Logique combinatoire (5pts) D3 D2 D1 D0 Il s'agit de réaliser un additionneur BCD par +1 pour un mot de 4 bits représentant un nombre décimal (compris entre 0 et 9), le résultat devra également être un nombre BCD. Additionneur BCD Aucune retenue n'est prévue pour ce circuit S = D + 1 Donnez les équations logiques les plus simples possibles de S3, S2, S1, S0 en fonction de D3, D2, D1, D0 S3 S2 S1 S0 3.p3stel(oL)eségiqutielquen On considère un registre à décalage 3 bits dont l'entrée est fonction de l'état du registre selon le schéma donné ci-dessous.
Q2
Q1
Q0
H H est un signal d'horloge. Q2, Q1, Q0 correspondent à l'état du registre (valeur mémorisée). On suppose qu'à l'origine, la valeur présente dans le registre est Q[2..0] = "001". 1.En justifiant votre réponse donnez la séquence que décrit ce registre. 2.Que se passe-t-il si le registre est initialement chargé avec un valeur nulle. 3.Un tel circuit est appelé générateur de séquence binaire pseudo-aléatoire (SBPA), à votre avis pourquoi ? 4.tp)sru8(pmetoCRéalisez un registre/compteursynchronede charger/mémoriser une valeur binaire sur 4 bits ou de compter. Le permettant chargement d'une valeur ou le comptage s'effectuant selon l'état des commandescptetnloadsur un front montant d'horloge. Le tout sera réaliser à l'aide de bascule D et de portes logiques élémentaires. Description : H : horloge E : entrée donnée sur 4 bits Q :valeur courante du registre/compteur Cpt : commande qui lorsqu'elle est à 1 incrémente à chaque front d'horloge la valeur du courante du registre/compteur nload : commande qui lorsqu'elle est à 0 charge au front d'horloge le registre/compteur avec la valeur présente sur les entrées Ei. Cette commande est prioritaire sur la commande Cpt Table de vérité du registre compteur E3 E2 E1E0 H nload cptQ 1 0Q-Cpt 0 XE Registre/compteur nload 1 1Q-+1 H X :indifférent Q-: ancienne valeur de Q Q3 Q2 Q1Q0
1/1
Nicolas Lacaille
  • Univers Univers
  • Ebooks Ebooks
  • Livres audio Livres audio
  • Presse Presse
  • Podcasts Podcasts
  • BD BD
  • Documents Documents